PRODUCTS CENTER
研旭着力于嵌入式领域、电气领域进行上下游产品的研发、生产、销售
64路ADC同步采集板
▌产品特点
DSP和FPGA双CPU联合控制系统,DSP采用TI公司的TMS320F28335, FPGA采用的是ALTERA公司的EP1C3T144C8,该系统设计充分考虑了DSP和FPGA各自的优缺点,通过地址总线和数据总线将处理器结合在- -起的DSP+FPGA双核架构,可以灵活地在系统中配置运行模式。
DSP和FPGA双CPU联合控制系统,是我公司成熟的一个工业控制方案,可可靠运行,方便用户进行二次开发。控制系统适用于电力电子、电机驱动控制、电力测控保护、自动化控制等领域。在开发过程中,工程师只需专注上层应用,降低了开发难度和时间成本,从而实现产品的快速开发上市,多方位的技术支持协助工程师进行底板设计和调试以及多核软件的开发。
——多达64路 16位的ADC,采用ADI公司的AD7606,输入范围是-10V~ 10V,带过流过压保护。
——10/ 100M以太网口, 采用W5300, 支持固件TCP/IP协议: TCP,UDP, ICMP,IPv4, ARP,IGMP, PPoE, Etherneto
TMS320F28335的特点
采用高性能32位浮点DSP28335,主频是150MHz,方便电机控制,电力设备控制及工业控制等。
片上存储器
FLASH 256K X 16位SRAM 34K X 16位BOOT ROM 8K X 16位OPT ROM 1K X 16位
其中FLASH、OPT ROM受口令保护,可以保护用户程序。
片上外设
PWM 12路HRPWM 6路QEP 2通道
ADC 2X8通道,12位, 80ns转换时间,0- -3V输入量程
SCI 3通道
MCBPS 2通道
CAN 2通道
SPI 1通道
IIC 1通道
一真 双极性模拟输入范围:士10V、士5 V
一5V模拟单电源,2.3V至+5V VDRIVE
一二阶抗混叠模拟滤波 器
一高吞吐速率: 200 kSPS (所有8个通道)
一通过数字滤波 器提供过采样功能,例如: 50ksps时SNR 为96dB欲了解更多特性,请参考数据手册。
▌ADC采集器程序说明
ADC采集卡采用双核CPU,分别为DSP和FPGA。其中DSP在系统中起到桥接的作用,FPGA控制8片ADC同步采集,之后将数据通过数据总线传输给DSP。由DSP接收FPGA所发数据后,处理后通过网口发送64个ADC的采集值(数字值)。
▌ADC采集器程序说明
DSP+FPGA结构最大的特点是结构灵活,有较强的通用性适于模块化设计,从而能够提高算法效率;同时其开发周期较短,系统易于维护和扩展。
例如,一个由DSP+FPGA结构实现的实时信号处理系统中,低层的信号预处理算法处理的数据量大,对处理速度的要求高,但运算结构相对比较简单适于用FPGA进行硬件实现,,这样能同时兼顾速度及灵活性。高层处理算法的特点是所处理的数据量较低层算法少,但算法的控制结构复杂,适于用运算速度高、寻址方式灵活、通信机制强大的DSP芯片来实现。
FPGA可以完成模块级的任务起到DSP的协处理器的作用。它的可编程性使它既具有专用集成电路的速度,又具有很高的灵活性。
DSP具有软件的灵活性;而FPGA具有硬件的高速性,从器件上考察,能够满足处理复杂算法的要求。这样DSP+FPGA的结构为设计中如何处理软硬件的关系提供了- -个较好的解决方案。同时该系统具有灵活的处理结构,对不同结构的算法都有较强的适应能力,尤其适合实时信号处理任务。
产品中心